El 74LS374 es un flip-flop con disparo de borde octal tipo D con salidas de 3 estados diseñadas específicamente para conducir cargas altamente capacitivas o de impedancia relativamente baja. El controlador de alta impedancia de 3 estados y alto nivel lógico proporciona a este registro la capacidad de conectarse directamente a las líneas de bus y conducirlas en un sistema organizado por bus sin necesidad de una interfaz o componentes de pull-up.
Descripción del Flip-Flop tipo D 74LS374
Este dispositivo es particularmente atractivo para implementar registros de almacenamiento intermedio y puertos de E / S, controladores de bus bidireccionales y registros de trabajo. En la transición positiva del reloj y las salidas Q se establecen en los estados lógicos que se configuraron en las entradas D. Las entradas con búfer de activación de Schmitt en las líneas de habilitación / reloj del dispositivo S374 simplifican el diseño del sistema, ya que el rechazo de ruido de CA y CC se mejora en 400 mV debido a la histéresis de entrada. Se puede utilizar una entrada de control de salida en búfer para colocar las ocho salidas en un estado lógico normal o en el estado de alta impedancia.
Flip-Flop tipo D
El flip-flop tipo D, sigue a la entrada, haciendo transiciones que coinciden con las de la entrada. El término D, significa dato; este flip-flop almacena el valor que está en la línea de datos. Se puede considerar como una celda básica de memoria. Un flip-flop D, se puede hacer con un flip-flop "set/reset", uniendo la salida set (estado alto) con la salida reset (estado bajo), a través de un inversor. El resultado se puede sincronizar.
Un problema con el flip-flop set-reset con compuertas NAND con entrada de control es que puede haber una salida no valida cuando las entradas set y reset son ambas 1. Éste es el estado no utilizado y debe evitarse en lo posible. Para evitar esto se coloca un inversor entre las entradas set y reset. Esto crea una nueva entrada que se llamará D.
Salida del Flip-Flop tipo D
El flip-flop D intenta seguir a la entrada D, pero no puede hacer la transición requerida a menos que esté habilitado por el "clock" (pulso de sincronismo). Nótese que si el clock es low (está bajo) cuando ocurre una transición en D, la transición correspondiente en Q, ocurre a la siguiente transición alta del clock.
Familia | LS |
Tipo de Flip-Flop | D |
Tipo de disparo | Compuerta positiva |
Tipo Latch | Transparente |
Tipo de salida | 3 estados no invertida |
Retardo de propagación | 15 ns |
Número de bits | 8 bits |
Tensión de alimentación mínima | 4.75 V |
Tensión de alimentación máxima | 5.25 V |
Corriente de salida | 24 mA |
Frecuencia | 50 MHz |
Temperatura de funcionamiento mínima | 0°C |
Temperatura de funcionamiento máxima | 70°C |
Característica | |
---|---|
Largo | 0 cm |
Ancho | 0 cm |
Alto | 0 cm |
Peso | 0 gr |
-
attach_file
0.18 MB datasheet 74LS374 (2020-05-19 22-39-07).pdfcloud_download